基于FPGA和DSP的音频采集卡的实现
[10-10 20:36:41] 来源:http://www.88dzw.com 电子制作 阅读:8599次
文章摘要:参数数值音频采样率16Khz比特率24Kbps~64Kbps音频带宽50Hz-7Khz音频帧长20ms算法延迟40msRAM(定点)<7.5KBROM~20KBMI/s~155 结论 本文设计的多通道音频采集卡可以实现8路麦克风信号,2路VHF(甚高频)信号的采集与处理。24小时生成的数据量不足1.6GB,并且声音质量满足IEC 61996-2中关于音频要求的指标,该多通道音频采集卡已经成功地应用到船载航行数据记录仪中,并且通过了中国船级社(CCS)的检验,装配该多通道音频采集卡的VDR系统已经投入实用。本文作者创新点:采用了自主的音频编码算法设计,并用DSP芯片实现,在数据存储和
基于FPGA和DSP的音频采集卡的实现,标签:电子小制作,http://www.88dzw.com
参数
数值
音频采样率
16Khz
比特率
24Kbps~64Kbps
音频带宽
50Hz-7Khz
音频帧长
20ms
算法延迟
40ms
RAM(定点)
<7.5KB
ROM
~20KB
MI/s
~15
5 结论
本文设计的多通道音频采集卡可以实现8路麦克风信号,2路VHF(甚高频)信号的采集与处理。24小时生成的数据量不足1.6GB,并且声音质量满足IEC 61996-2中关于音频要求的指标,该多通道音频采集卡已经成功地应用到船载航行数据记录仪中,并且通过了中国船级社(CCS)的检验,装配该多通道音频采集卡的VDR系统已经投入实用。
本文作者创新点:采用了自主的音频编码算法设计,并用DSP芯片实现,在数据存储和读取上采用了巧妙的乒乓设计。
参考文献:
[1]邱效祝, 李志宏, 喻方平; 船舶航行记录仪试验测试系统设计,船海工程 , 2006,05。
[2] 安颖,刘丽娜;基于DSP的高速信号采集与处理系统的设计,微计算机信息,2005,01。
[3] 喻方平; 船载航行数据记录仪(VDR)研究设计,中国航海,2002,02。
[4] 常勇,丘效祝;船载航行数据记录仪系统串行总线接口设计,中国水运,2004.4。
Tag:电子制作,电子小制作,维修教程知识 - 电子制作
《基于FPGA和DSP的音频采集卡的实现》相关文章
- › 基于FPGA的1553B通信模块的设计
- › 基于FPGA的工控领域监控系统设计
- › 基于FPGA的嵌入式系统USB接口设计
- › 基于FPGA的NAND Flash ECC校验
- › 基于FPGA的实时中值滤波器硬件实现
- › 一种基于FPGA控制全彩大屏幕显示的设计
- 在百度中搜索相关文章:基于FPGA和DSP的音频采集卡的实现
- 在谷歌中搜索相关文章:基于FPGA和DSP的音频采集卡的实现
- 在soso中搜索相关文章:基于FPGA和DSP的音频采集卡的实现
- 在搜狗中搜索相关文章:基于FPGA和DSP的音频采集卡的实现
编辑推荐
最新更新
热门排行