MPEG4音、视频编码芯片IME6400及其应用
[10-10 20:38:44] 来源:http://www.88dzw.com 电子制作 阅读:8611次
文章摘要:HSYNC:水平同步信号,高有效。DVALID:视频信号有效指示端。当其为低时,表示视频数据无效;而当其为高时,表示输入视频数据有效。PCLK:点时钟输入,输入的视频数据在时钟的上升沿被采样。这个时钟应当由外部的视频A/D芯片提供。因为IME6400只支持16bits视频接口,所以应当提供13.5MHz的时钟频率。FIELD:奇偶指示端。3.3 静态内存引脚由于IME6400是基于一个CPU的内核,所以上电初始化必须从ROM启动。IME6400的启动有两种方式,一种是通过内部ROM,一种是通过静态内存接口外接ROM来引导。推荐使用外接ROM来引导IME6400的初始化。这个接口的引脚功能如下:
MPEG4音、视频编码芯片IME6400及其应用,标签:电子小制作,http://www.88dzw.comHSYNC:水平同步信号,高有效。
DVALID:视频信号有效指示端。当其为低时,表示视频数据无效;而当其为高时,表示输入视频数据有效。
PCLK:点时钟输入,输入的视频数据在时钟的上升沿被采样。这个时钟应当由外部的视频A/D芯片提供。因为IME6400只支持16bits视频接口,所以应当提供13.5MHz的时钟频率。
FIELD:奇偶指示端。
3.3 静态内存引脚
由于IME6400是基于一个CPU的内核,所以上电初始化必须从ROM启动。IME6400的启动有两种方式,一种是通过内部ROM,一种是通过静态内存接口外接ROM来引导。推荐使用外接ROM来引导IME6400的初始化。这个接口的引脚功能如下:
ADR[16:0]:静态内存地址总线。
DATA[7:0]:静态内存数据总线。
NRST:主芯片复位信号,低有效。
MCLK:主芯片时钟输入端,不同的频率对应不同的分辨率,当其接高分辨时,应接27MHz时钟,此时图像尺寸可以为640×480、720×480、768×576等,帧率为25~30帧/秒。
RADR[1:0]:ROM低地址信号。
RNOE:ROM数据输出使能信号端,低有效。
EXTBOOT:该端接低时?芯片从内部ROM引导启动;接高时?芯片从外部ROM引导启动。
SNOE:SRAM数据输出使能信号端,低有效。
SNWE:SRAN数据写使能信号端,低有效。
GPIO[7:0]:可编程引脚。
3.4 I2C接口引脚
IME6400可以作为I2C的主设备来对视频A/D芯片的内部寄存器进行配置以管理视频A/D芯片。I2C接口引脚功能如下:
IICSDA:I2C串行数据端。
IICSCL:I2C串行时钟输出端。
3.5 外部HOST接口引脚
这个接口引脚功能如下:
MODE[1:0]:外部HOST接口模式选择端?具体选择方式如表1所列。有四种模式可供选择,本文设计的系统选用同步BURST模式1。
表1 外部HOST接口模式选择表
BW:外部HOST接口总线宽度设定端,接低时,HOST接口适应16bits;接高时,HOST接口适应8bits宽度。
HD[15:0]:外部HOST接口数据总线。
HA[4:0]:外部HOST接口地址总线。
NCS:IME6400的片选信号端,低有效。
ADS:外部HOST地址选通信号,低有效。
NRD:外部HOST数据读选通信号,低有效。
NWR:外部HOST数据写选通信号端,低有效。
《MPEG4音、视频编码芯片IME6400及其应用》相关文章
- › 基于MPEG-4视频标准数字视频录像机的设计及实现
- › 基于DirectShow的MPEG-4视频传输系统的研究与实现
- › MPEG一4编码器在Intel PXA27X平台上的实现
- › 基于S3C2410的MPEG-4数字录像机的设计与实现
- › MPEG-4 ASP视频编码器的软件优化设计
- › 基于水印技术的MPEG-4形状错误隐藏
- 在百度中搜索相关文章:MPEG4音、视频编码芯片IME6400及其应用
- 在谷歌中搜索相关文章:MPEG4音、视频编码芯片IME6400及其应用
- 在soso中搜索相关文章:MPEG4音、视频编码芯片IME6400及其应用
- 在搜狗中搜索相关文章:MPEG4音、视频编码芯片IME6400及其应用