数字视频解码器SAA7110

[10-10 20:38:44]   来源:http://www.88dzw.com  电子制作   阅读:8846

文章摘要:2.2 引脚功能图3所示是SAA7110的引脚排列图。各主要引脚的功能如下:SP:测试输入脚,(转换脚)正常操作时,该脚应当接地。AP:测试输入脚,(动作脚)正常操作时,该脚亦应接地。RTCO:实时控制输出。该脚用于配合HPLL、FSC-PLL的递增和PAL或SECAM序列信息。图4 SA:I2C总线从地址选择输入。在低电平时,若从地址为9CH,则写入;从地址为9DH,则读入。而在高电平时, 从地址为9DH时写入,9FH时读入。SDA:I2C总线串行数据输入/输出。SCL:I2C总线串行时钟输入。VDD,VSS:分别为+5V电源和接地端。AIXX:模拟输入脚。AOUT:模拟输出脚。LFC

数字视频解码器SAA7110,标签:电子小制作,http://www.88dzw.com

2.2 引脚功能

图3所示是SAA7110的引脚排列图。各主要引脚的功能如下:

SP:测试输入脚,(转换脚)正常操作时,该脚应当接地。

AP:测试输入脚,(动作脚)正常操作时,该脚亦应接地。

RTCO:实时控制输出。该脚用于配合HPLL、FSC-PLL的递增和PAL或SECAM序列信息。

图4

    SA:I2C总线从地址选择输入。在低电平时,若从地址为9CH,则写入;从地址为9DH,则读入。而在高电平时, 从地址为9DH时写入,9FH时读入。

SDA:I2C总线串行数据输入/输出。

SCL:I2C总线串行时钟输入。

VDD,VSS:分别为+5V电源和接地端。

AIXX:模拟输入脚。

AOUT:模拟输出脚。

LFCO:行频控制输出脚;该模拟时钟信号可用于驱动外部CGC;其频率是实际行频(7.375/6.13636MHz)的倍数。

LLC:行锁定时钟输入/输出脚,当CGCE为1,该脚为输出;CGCE为0时,该脚为输入)。

LLC2:行锁定时钟的2分频输入输出;FLLC2=0.5fLLC。CGCE为1时,该脚为输出;CGCE为0时该脚为高阻态)。

CREF:参考时钟输入/输出脚(CGCE=1时输出;CGCE=0时输入)。

RESET:复位信号,低电平有效。

CGCE:CGC使能输入脚,CGCE为1时,在片CGC有效;CGCE为0时,使用外部CGC模式,可使用SAA7197。

HCL:水平箝位输入/输出脉冲,可通过I2C总线PULIO位来编程:PULIO为1时输出;PULIO为0时输入。该信号可用于给模拟输入接口指示高电平箝位时间。通过对I2C 总线寄存器编程可控制高电平的开始和结束(只在输出模式)。

HSY:水平同步输入/输出,可通过I2C总线的PULIO位来编程:PULIO为1时输出;PULIO为0时输入。该信号可送到模拟接口。通过对I2C总线寄存器进行编程可控制高电平的开始和结束(只在输出模式)。

HS:水平同步输出。其正斜率位置可编程控制。

PLIN(HL):PAL不输出标识脚,解调PAL信号可发送换行信号 (PLIN=0)或非换行信号(PLIN=1),而在解调SECAM后,则可发DR行信号(PLIN=0)或DB行信号(PLIN=1)。通过使I2C总线的RTSE为0可选择PLIN功能(H-PLL输出锁定;高电平表示内部PLL已被锁定);而通过使I2C总线的RTSE为1可选择HL功能。

ODD(VL):奇偶场输出标识,高电平表示奇场。通过置I2C总线的RTSE为0可选择ODD功能(垂直输出锁定;高电平表示内部VNL(垂直噪声限制器)处于锁定状态);通过使I2C总线的RTSE为1可选VL功能。

VS:垂直同步输入/输出(可通过I2C总线的OEHV位来编程实现:OEHV为1时输出;OEHV为0时输入)。该信号可用于表示与YUV输出垂直同步。VNL时,其高电平周期接近6行。正斜率包括偏转控制器(如TDA9150)的相位信息。在输入模式,该信号用来同步垂直增益和箝位消隐,高电平有效。

HREF:水平参考输出,该信号表示数字YUV总线上有数据。正斜率表示新的一行扫描线的开始。HREF的高电平是768个Y取样点还是640个Y取样点取决于场频(50/60Hz)。此外,HREF还可用来同步数据多路复用器或分解器。在垂直消隐信号期间,HREF也存在。

上一页  [1] [2] [3] [4]  下一页


Tag:电子制作电子小制作维修教程知识 - 电子制作