共模反馈环路稳定性分析及电路设计

[11-20 00:53:18]   来源:http://www.88dzw.com  集成电路   阅读:8552

文章摘要:3仿真结果本电路的设计主要基于TSMC 0.5um BiCMOS工艺,电源电压为6 V。所有波形均可在Spectre下仿真所得。仿真结果表明,在开环条件下,该运放的正、负端增益相同,相位相差180°,而且电路匹配良好,输出精确平衡。图4所示是该运放的共模抑制比(CMRR)特性曲线。由图可见,在10kHz时,该电路的CMRR依旧高达85 dB。事实上,该运放已实际应用于一款高性能音频CLASS—D芯片之中。图5是其作为积分器处理音频数据的瞬态仿真波形,其中输入信号是3 V共模电平,幅度为50 mV,频率为1 kHz的正弦信号。输出信号为频率不变,幅度为3 V的余弦信号,其共模电平稳定在3 V,从

共模反馈环路稳定性分析及电路设计,标签:集成电路设计,半导体集成电路,http://www.88dzw.com

  3仿真结果

  本电路的设计主要基于TSMC 0.5um BiCMOS工艺,电源电压为6 V。所有波形均可在Spectre下仿真所得。仿真结果表明,在开环条件下,该运放的正、负端增益相同,相位相差180°,而且电路匹配良好,输出精确平衡。图4所示是该运放的共模抑制比(CMRR)特性曲线。由图可见,在10kHz时,该电路的CMRR依旧高达85 dB。事实上,该运放已实际应用于一款高性能音频CLASS—D芯片之中。图5是其作为积分器处理音频数据的瞬态仿真波形,其中输入信号是3 V共模电平,幅度为50 mV,频率为1 kHz的正弦信号。输出信号为频率不变,幅度为3 V的余弦信号,其共模电平稳定在3 V,从而表明该运放工作良好。


  4结束语

  本文分析了全差分运算放大器的共模反馈原理,研究了采用一级共模反馈的两级运放拓扑结构并得出其稳定条件。基于这个条件,文章又提出的一种结构新颖、电路匹配良好、输出平衡高的共模反馈方案。整个运放现已用于一款高性能音频CLASS—D芯片。经Spectre仿真验证,本运放工作稳定,输出精确平衡。


上一页  [1] [2] [3] 


Tag:集成电路集成电路设计,半导体集成电路集成电路

《共模反馈环路稳定性分析及电路设计》相关文章

分类导航
最新更新
热门排行