基于VHDL的I2C总线控制核设计
- 名称:基于VHDL的I2C总线控制核设计
- 类型:EDA/PLD
- 授权方式:免费版
- 更新时间:10-10 20:47:47
- 下载要求:无需注册
- 下载次数:6719次
- 语言简体中文
- 大小:583 KB
- 推荐度:3 星级
《基于VHDL的I2C总线控制核设计》简介
标签:eda技术,
从状态机的角度,介绍一种I2C控制核的VHDL设计方法。将其嵌入到FPGA中,用于实现与TMS320C6000系列DSP的接口,并配合DSP的软件完成对视频采集与显示处理系统中数字视频编、解码器工作模式寄存器的配置及其状态查询。着重介绍I2C控制核的总体设计方案,详细描述其内部命令状态机和时序状态机的工作原理及相应的VHDL代码。此外,介绍I2C控制核与DSP相互通信中断处理机制的VHDL实现方法。最后,给出在Xilinx公司的ISE6.1+ModelSimXE5.7c软件平台中进行EDA的综合结果与时序仿真图。, 大小:583 KB
Tag:EDA/PLD,eda技术,EDA/PLD
- 上一篇:电子产品设计阶段的成本控制
《基于VHDL的I2C总线控制核设计》相关下载
- › 基于VHDL语言的智能拨号报警器的设计
- › 基于VHDL语言的实用电梯控制器的设计
- › 基于VHDL的I2C总线控制核设计
- › 基于VHDL实现的十六路彩灯控制系统
- › 基于VHDL的直流电机的PWM控制程序
- › 基于VHDL状态机设计的智能交通控制灯
- 在百度中搜索相关下载:基于VHDL的I2C总线控制核设计
- 在谷歌中搜索相关下载:基于VHDL的I2C总线控制核设计
- 在soso中搜索相关下载:基于VHDL的I2C总线控制核设计
- 在搜狗中搜索相关下载:基于VHDL的I2C总线控制核设计
编辑推荐
分类导航
最新下载
下载排行