使用可编程逻辑的硬件方法实现算法加速
- 名称:使用可编程逻辑的硬件方法实现算法加速
- 类型:EDA/PLD
- 授权方式:免费版
- 更新时间:10-10 20:47:47
- 下载要求:无需注册
- 下载次数:6257次
- 语言简体中文
- 大小:678 KB
- 推荐度:3 星级
《使用可编程逻辑的硬件方法实现算法加速》简介
标签:eda技术,
当设计者试图从算法中获得最佳性能但软件方法已无计可施时,可以尝试通过硬件/软件重新划分来进行加速。FPGA易于实现软件模块和硬件模块的相互交换,且不必改变处理器或进行板级变动。本文阐述如何用FPGA来实现算法的硬件加速, 大小:678 KB
Tag:EDA/PLD,eda技术,EDA/PLD
- 上一篇:基于FPGA的快速傅立叶变换
《使用可编程逻辑的硬件方法实现算法加速》相关下载
- › 使用可编程逻辑的硬件方法实现算法加速
- 在百度中搜索相关下载:使用可编程逻辑的硬件方法实现算法加速
- 在谷歌中搜索相关下载:使用可编程逻辑的硬件方法实现算法加速
- 在soso中搜索相关下载:使用可编程逻辑的硬件方法实现算法加速
- 在搜狗中搜索相关下载:使用可编程逻辑的硬件方法实现算法加速
编辑推荐
分类导航
最新下载
下载排行