在高速设计中,如何解决信号的完整性问题?

[09-12 11:42:47]   来源:http://www.88dzw.com  电路基础   阅读:8262

文章摘要:在高速设计中,如何解决信号的完整性问题?信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻抗(output impedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。解决的方式是靠端接(termination)与调整走线的拓朴。

在高速设计中,如何解决信号的完整性问题?,标签:电子电路基础,模拟电路基础,http://www.88dzw.com

在高速设计中,如何解决信号的完整性问题?

信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻抗(output impedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。解决的方式是靠端接(termination)与调整走线的拓朴。


Tag:电路基础电子电路基础,模拟电路基础电路基础

《在高速设计中,如何解决信号的完整性问题?》相关文章