使用时钟PLL的源同步系统时序分析
[09-11 23:48:13] 来源:http://www.88dzw.com PCB设计 阅读:8251次
文章摘要:Quantum-SI以电路接口为中心,可以在一个接口上建立多个传输网络,而Quantum-SI可以分析这不同传输网络之间的时序关系。如图五,图六所示 图 5 Transfer Net 图 6 Setup/Hold Margin by variation图六是在图五的传输网络建立后,Quantum-SI自动仿真分析得到。可以知道,对于系统的时序分析,需要清楚器件内部的时序关系,测试负载的概念与应用,互连传输延时等。而使用时钟PLL的系统,需要清楚时钟信号的传输路径。对于复杂高速的系统时序分析,需要考虑不同参数,如电压/温度/工艺等对时序的影响。Quantum-SI在高速信号完整性和时序分析方面
使用时钟PLL的源同步系统时序分析,标签:pcb培训,pcb是什么,pcb软件,http://www.88dzw.comQuantum-SI以电路接口为中心,可以在一个接口上建立多个传输网络,而Quantum-SI可以分析这不同传输网络之间的时序关系。如图五,图六所示
图 5 Transfer Net
图 6 Setup/Hold Margin by variation
图六是在图五的传输网络建立后,Quantum-SI自动仿真分析得到。
可以知道,对于系统的时序分析,需要清楚器件内部的时序关系,测试负载的概念与应用,互连传输延时等。而使用时钟PLL的系统,需要清楚时钟信号的传输路径。
对于复杂高速的系统时序分析,需要考虑不同参数,如电压/温度/工艺等对时序的影响。Quantum-SI在高速信号完整性和时序分析方面提供了一个完整的解决方案。
注:有关Delay Skew的更多讲解可以参考http://iometh/files/Timing_Analysis_in_Quantum-SI%20.PDF.pdf
Tag:PCB设计,pcb培训,pcb是什么,pcb软件,PCB设计
《使用时钟PLL的源同步系统时序分析》相关文章
- › 使用时钟PLL的源同步系统时序分析
- 在百度中搜索相关文章:使用时钟PLL的源同步系统时序分析
- 在谷歌中搜索相关文章:使用时钟PLL的源同步系统时序分析
- 在soso中搜索相关文章:使用时钟PLL的源同步系统时序分析
- 在搜狗中搜索相关文章:使用时钟PLL的源同步系统时序分析
分类导航
最新更新