各种 IP Core和参考设计
[11-20 16:14:58] 来源:http://www.88dzw.com FPGA 阅读:8256次
文章摘要:数字信号处理FFT一篇用VHDL实现快速傅立叶变换的论文,包括原理分析和代码实现,印度圣雄甘地大学M.A.学院提供16点FFT16点快速傅立叶变换FFT,16位数据输入/输出,xilinx提供1024点FFT1024点FFT快速傅立叶变换,16位数据输入/输出,带DMA功能,xilinx提供可以计算以2,10,e为底的对数,将license添加到原有的MaxplusII或QuartusII的license中就可以直接使用,但源代码加密。 altera提供 使用手册硬件求解平方根的IP 将license添加到原有的MaxplusII或QuartusII的license中就可以直接使用,但源代码加
各种 IP Core和参考设计,标签:fpga是什么,fpga教程,http://www.88dzw.com数字信号处理
FFT | 一篇用VHDL实现快速傅立叶变换的论文,包括原理分析和代码实现,印度圣雄甘地大学M.A.学院提供 | ||
16点FFT | 16点快速傅立叶变换FFT,16位数据输入/输出,xilinx提供 | ||
1024点FFT | 1024点FFT快速傅立叶变换,16位数据输入/输出,带DMA功能,xilinx提供 | ||
可以计算以2,10,e为底的对数,将license添加到原有的MaxplusII或QuartusII的license中就可以直接使用,但源代码加密。 altera提供 | 使用手册 | ||
硬件求解平方根的IP 将license添加到原有的MaxplusII或QuartusII的license中就可以直接使用,但源代码加密。 altera提供 | 使用手册 | ||
基本数学运算库 | 包括各种用VHDL语言描述的基本数学运算单元,瑞典联邦技术研究院(ETH)提供 |
使用说明
|
CRC校验代码自动生成工具 | 根据输入条件自动产生各种CRC的VHDL或verilog源程序 | 使用手册 | ||
CRC校验参考设计 | IEEE 802.3 Cyclic Redundancy Check参考设计,xilinx提供 | |||
CRC校验参考设计 | 可配置CRC参考设计 xilinx提供 | |||
上一页 [1] [2] [3] [4] [5] [6] 下一页
Tag:FPGA,fpga是什么,fpga教程,FPGA
《各种 IP Core和参考设计》相关文章
- 在百度中搜索相关文章:各种 IP Core和参考设计
- 在谷歌中搜索相关文章:各种 IP Core和参考设计
- 在soso中搜索相关文章:各种 IP Core和参考设计
- 在搜狗中搜索相关文章:各种 IP Core和参考设计
分类导航
最新更新