以IP平台形式将8051微控制器引入FPGA

[09-12 16:05:09]   来源:http://www.88dzw.com  单片机学习   阅读:8754

文章摘要:附文:Platform8051中的IP核资源Core8051是功能齐全的单周期8位微控制器单元,与流行的ASM51指令代码相容,并且能在40 MHz以上频率工作。图2所示为这种内核特性的说明框图。Core10/100是以太网媒体访问控制器,以10或 100 Mb/s的数据速率与局域网连接,具有用于物理连接的媒体独立接口 (MII),并可按照IEEE802.3标准执行带冲突检测的载波传感多重访问 (CSMA/CD) 算法。这两个内核组成了Platform8051开发套件中使用的网络服务器设计。CoreSDLC是高速同步串行数据链路控制器,运作与工作在CPU控制下SDLC模式的Intel 80C1

以IP平台形式将8051微控制器引入FPGA,标签:单片机开发,单片机原理,单片机教程,http://www.88dzw.com

  附文:Platform8051中的IP核资源

  Core8051是功能齐全的单周期8位微控制器单元,与流行的ASM51指令代码相容,并且能在40 MHz以上频率工作。图2所示为这种内核特性的说明框图。Core10/100是以太网媒体访问控制器,以10或 100 Mb/s的数据速率与局域网连接,具有用于物理连接的媒体独立接口 (MII),并可按照IEEE802.3标准执行带冲突检测的载波传感多重访问 (CSMA/CD) 算法。这两个内核组成了Platform8051开发套件中使用的网络服务器设计。

  CoreSDLC是高速同步串行数据链路控制器,运作与工作在CPU控制下SDLC模式的Intel 80C152全局串行信道相似。该内核被用作嵌入应用的定制串行接口。


图a,Core8051结构框图。

  CoreI2C是提供双线串行接口的总线控制器,支持Philips I2C标准的100 kb/s和400 kb/s数据传输。这种菊花链式总线标准获许多消费电子和嵌入式应用采用。

  CoreSPI是串行外设接口,可在8051和外围设备之间实现同步串行数据传输。SPI是一种用于各种嵌入式应用的点对点总线标准。

  Core16X50是带有或不带FIFO支持的通用异步收发器 (UART),与德州仪器的16550器件软件相容,并且为Core8051增添额外的串行通道。它也可以用作串行或调制解调器接口。


上一页  [1] [2] [3] 


Tag:单片机学习单片机开发,单片机原理,单片机教程单片机学习

《以IP平台形式将8051微控制器引入FPGA》相关文章

分类导航
最新更新
热门排行